AHB対応PCIホストブリッジ(バスインターフェース)

AMBATMAHBとPCIバスを接続するPCI ホストブリッジで、AHBアーキテクチャのシステムから様々なPCIデバイスを容易に利用することが可能です。必要性の高い機能のみで構成していますので、規模が小さく実装が容易です。

特長

  • PCI Rev 2.2 に準拠
  • AMBA 仕様書Rev2.0 に準拠
  • マスタ/ターゲット動作に対応
    ※マスタ動作のみ、ターゲット動作のみも対応可能

機能ブロック構成

ブロック図:AHB対応PCIホストブリッジ
動作周波数約30MHz(ACEX1K100-1使用時)
規模700~800LEs(ACEX1K100-1使用時)
対応スロット数2スロット
PCIメモリ空間16M / 64M / 256M / 1024Mbyte

仕様

項目実装備考
PCI Initiator動作時PCI Target動作時
割り込みアクノリッジ   
スペシャルサイクル   
メモリリード 
メモリライト 
コンフィギュレーションリード  
コンフィギュレーションライト  
メモリリードマルチプル PCIターゲット動作時はメモリリードとして処理
デュアルアドレスサイクル   
メモリリードライン PCIターゲット動作時はメモリリードとして処理
メモリライトアンドインバリデート PCIターゲット動作時はメモリライトとして処理
アービトレーションパーキングIDLE時はPCIホストブリッジがバスをドライブ
キャッシュサポート(SBO#,SDONE#)  
ボードステータス(PRSNT1#,PRSNT2#)ブリッジ内レジスタに表示

製品構成

  • ネットリスト(EDIF)またはVerilog-HDL ソースコード
  • ユーザーズマニュアル
    ※ドライバサンプルソースについては別途ご相談承ります。

ご提供方法

  • HDL言語で設計していますので、様々なFPGAやASICデバイスへ対応出来ます。
  • ネットリストによるご提供やROM形式でのご提供も可能です。

お問い合わせ

この製品に関するお問い合わせはこちら

カタログのダウンロードはこちら